1. 硬件之家首页
  2. 科技资讯

JEDEC发布DDR 5内存最终规范

7月16日,JEDEC固态技术协会发布其下一个主流存储器标准DDR5 SDRAM的最终规范,这将标志着计算机存储器开发的一个重要里程碑。


自90年代末以来,DDR的最新版本一直在驱动PC,服务器以及所有产品之间的发展,DDR5再次扩展了DDR内存的功能,使峰值内存速度提高了一倍,同时也大大增加了内存大小。

DDR5 RAM的新功能

决策反馈均衡(DFE)等新功能可实现输入和输出速度的缩放,以提供比上一代产品更高的带宽,并有望提供4.8 Gbps(启动时为50 Gbps)。比当前的DDR4(运行速度为3.2 Gbps)快50%。

在其附加功能中,我们发现:

  • 细粒度的更新功能:与DDR4相比,任何存储库更新都可以将设备的延迟提高到16 Gbps。通过允许某些存储库与其他存储库同时使用进行更新,同一存储库的自动更新可提供更好的性能。
  • 内置ECC和其他缩放功能允许在高级过程节点上进行批量生产。
  • 与DDR4相比,当Vdd从1.2V降至1.1V时,能效得到改善。
  • 使用的MIPIÒ联盟I3C基本规范的系统管理总线。
  • 在模块级别,DIMM设计中的电压调节器可实现更轻松的可扩展性,更好的电压容限以实现更好的DRAM性能,并有可能进一步降低功耗。

预计到2021年,基于新标准的硬件将在服务器级别开始采用,然后再推广到客户端PC和其他设备。

JEDEC发布DDR 5内存最终规范

DDR5规范最初计划于2018年发布,今天的发布相对于JEDEC的原定计划有些落后,但并没有降低新存储器规范的重要性。像之前的DDR每次迭代一样,DDR5的主要重点再次是提高内存密度和速度。JEDEC希望将两者都提高一倍,最大内存速度设置为至少6.4Gbps,而单个封装的LRDIMM的容量最终将达到2TB。

一直以来,存在一些较小的更改以支持这些目标或简化生态系统的某些方面,例如,DIMM上的电压调节器以及芯片上的ECC。

变得更大:更密的内存和芯片堆叠

我们首先简要介绍一下容量和密度,因为与DDR4相比,这是对标准最直接的更改。DDR5的设计时间跨度为数年,它将允许单个存储芯片达到64Gbit的密度,这比DDR4的最大16Gbit密度高出4倍。结合die堆叠,可以将多达8个管芯die为一个芯片,那么40个单元的LRDIMM可以达到2TB的有效存储容量。或者对于更不起眼的无缓冲DIMM,这意味着我们最终将看到典型双列配置的DIMM容量达到128GB。

当然,当芯片制造赶上规范允许的范围时,DDR5规范的峰值容量将用于该标准生命周期的后期。首先,内存制造商将使用当今可达到的密度8Gbit和16Gbit芯片来构建其DIMM。因此,虽然DDR5的速度提升将是相当立即的,但是随着制造密度的提高,容量的提升将更加缓慢。

JEDEC发布DDR 5内存最终规范

更快:一个DIMM,两个通道

DDR5的另一部分是关于再次增加内存带宽。每个人都希望获得更高的性能(尤其是随着DIMM容量的增长),并且毫不奇怪的是,为了实现这一目标,在规范中进行了大量工作。

对于DDR5而言,JEDEC希望比DDR存储器规范更积极地开始工作。通常,新标准是从上一个标准开始的地方开始的,例如从DDR3到DDR4的过渡,DDR3正式停止在1.6Gbps,而DDR4从那里开始。但是,对于DDR5,JEDEC的目标是更高的,该组织预计将以4.8Gbps的速度推出,比DDR4的官方3.2Gbps最大速度快约50%。在随后的几年中,该规范的当前版本允许的数据速率高达6.4Gbps,是DDR4官方峰值的两倍。

当然,爱好者会注意到DDR4已经超过了官方规定的最大3.2Gbps(有时远高于),并且DDR5最终可能会走类似的路线。不论具体数字如何,其基本目标是使单个DIMM的可用带宽翻倍。因此,如果SK海力士确实在本十年后期实现了DDR5-8400的目标,也不要感到惊讶。

这些速度目标的基础是DIMM和内存总线上的更改,以便每个时钟周期馈送和传输大量数据。与DRAM速度一样,最大的挑战来自DRAM核心时钟速率缺乏进展。专用逻辑仍在变得越来越快,存储器总线也在变得越来越快,但是支撑现代存储器的基于电容器和晶体管的DRAM的时钟频率仍然不能超过几百兆赫兹。

因此,为了从DRAM裸片中获得更多收益(以保持内存本身正在变得越来越快并提供实际上更快的内存总线的错觉),需要越来越多的并行性。DDR5再次提高了赌注。

JEDEC发布DDR 5内存最终规范

 

此处最大的变化是,与我们在LPDDR4和GDDR6等其他标准中看到的情况类似,单个DIMM被分解为2个通道。DDR5不会为每个DIMM提供一个64位数据通道,而是为每个DIMM提供两个独立的32位数据通道(考虑ECC时为40位)。同时,每个通道的burst length从8字节(BL8)翻倍到16字节(BL16),这意味着每个通道每次操作将交付64字节。与DDR4 DIMM相比,以两倍于额定内存速度(相同核心速度)运行的DDR5 DIMM将在DDR4 DIMM传输一个DDR4 DIMM的时间内提供两个64字节操作,从而使有效带宽增加了一倍。

总体而言,内存操作的魔术数字仍然是64字节,因为这是标准高速缓存行的大小。DDR4样式的内存上较大的burst length将带来128字节的操作,这对于单个高速缓存行而言太大,并且如果存储器控制器不希望占用两行的书序数据的值,这充其量会导致效率/利用率损失。相比之下,由于DDR5的两个通道是独立的,因此内存控制器可以从不同的位置请求64个字节,这使其更适合处理器的实际工作方式,并且避免了利用率打折扣(utilization penalty)。

这样一来,对标准PC台式机的最终影响将是,代替今天的DDR4规划,即两个DIMM填充两个通道以进行2×64位设置,而DDR5系统将在功能上表现为4×32位设置。内存仍将成对安装-我们不会回到安装32位SIMM的时代-但现在最低配置是DDR5较小通道中的两个。

这种结构变化还会在其他地方产生连锁反应,尤其是在这些较小的通道中最大化使用。DDR5引入了更细粒度的存储体刷新功能,该功能将允许某些存储体在使用中的同时进行刷新。这样可以更快地进行必要的刷新(电容器充电),从而保持等待时间,并使未使用的存储库尽快可用。存储体组的最大数量也从4个增加到8个,这将有助于减轻顺序存储访问带来的性能损失。

快速总线服务:决策反馈均衡

相比寻找增加DRAM DIMM并行化数量的方法,增加总线速度既简单又困难:这种想法在概念上很简单,在执行上也很困难。最终,要使DDR的内存速度提高一倍,DDR5的内存总线的运行速度必须是DDR4的两倍。

DDR5进行了几处更改以实现这一目标,但是令人惊讶的是,存储总线没有任何大规模的根本更改,例如QDR或差分信令(differential signaling)。取而代之的是,JEDEC及其成员已经能够使用经过稍微修改的DDR4总线版本实现其目标,尽管这种总线必须在更严格的公差范围内运行。

JEDEC发布DDR 5内存最终规范

 

这里的关键驱动因素是决策反馈均衡(Decision Feedback Equalization:DFE)的引入。在非常高的水平上,DFE是一种通过使用来自内存总线接收器的反馈来提供更好的均衡效果来减少 inter-symbol 干扰的方法。更好的均衡又可以使DDR5内存总线以更高的传输速率运行所需的更清晰的信号传输,而不会发生任何故障。同时,标准中的一些较小更改进一步帮助了这一点,例如添加了新的改进训练模式,以帮助DIMM和控制器补偿内存总线上的微小时序差异。

更简单的主板,更复杂的DIMM:DIMM上的电压调节

随着内核在密度和存储速度方面的变化,DDR5再次提高了DDR存储器的工作电压。根据规格,DDR5的Vdd为1.1v,低于DDR4的1.2v。像过去的更新一样,这将提高内存相对于DDR4的电源效率,尽管到目前为止,功耗提升的幅度不如DDR4和早期标准。

JEDEC还在DDR5内存标准中引入来对DIMM的电压调节方式进行相当重要的更改。简而言之,电压调节正从主板移至各个DIMM,而DIMM则负责其自身的电压调节需求。这意味着DIMM现在将包括一个集成的稳压器,并且适用于从UDIMM到LRDIMM的所有内容。

JEDEC发布DDR 5内存最终规范

DDR5 DIMM:仍为288针,但引脚排列已更改

最后,正如早期供应商原型中已经广泛证明的那样,DDR5将保持与DDR4相同的288针数。这反映了DDR2到DDR3的过渡,此处的引脚数在240个引脚处也保持相同。

但是,不要期望在DDR4插槽中使用DDR5 DIMM。尽管引脚数没有改变,但引脚排列却是为了适应DDR5的新功能,尤其是其双通道设计。

JEDEC发布DDR 5内存最终规范

 

这里最大的变化是命令和地址总线正在收缩和分区( shrunk and partitioned),其引脚被重新分配给第二个存储通道的数据总线。DDR5将具有两个7位CA总线,而不是单个24位CA总线,每个通道一个。当然,7只是旧总线的一半,因此对于交换的存储控制器来说,事情变得越来越复杂。

现在开始送样,在接下来的12-18个月内开始采用

与其他JEDEC规范发布一样,今天的发布要少一些产品,而更多的是要由开发委员会设置供其成员使用的标准。从一开始就参与DDR5开发过程的主要内存制造商已经开发了DIMM原型,现在正在考虑将其打包起来,以将他们的第一个商用硬件推向市场。

DDR5的总体采用曲线预计将与早期DDR标准相似。也就是说,JEDEC预计DDR5将在硬件完成后的12到18个月内开始出现在终端设备中,并从那里开始增加。尽管该小组没有提供具体的产品指导,但他们非常清楚地表示,他们希望服务器再次成为早期采用的推动力,尤其是在大型超大规模产品方面。英特尔和AMD都没有正式宣布使用新内存的平台,但是在那一点上只是时间问题。

同时,他们期望DDR5的寿命周期与DDR4一样长,甚至更长一些。DDR3和DDR4都享有大约7年的生命周期,并且DDR5应该具有相同的稳定性。而且,尽管无法完全清晰地看到数年,但此时JEDEC认为,由于技术行业的不断成熟,DDR5的保质期将比DDR4长。当然,这是苹果在同一年放弃英特尔的CPU,因此到2028年,一切皆有可能。

无论如何,随着DDR5准备发布,可以期望主要的存储器制造商继续炫耀其原型和商用DIMM。随着2021年正式开始采用,似乎明年将为服务器市场以及最终的客户端台式机市场带来一些有趣的变化。


来源:内容编译自「anandtech」

原创文章,如若转载,请注明出处:http://www.allchipdata.com/archives/2288

发表评论

电子邮件地址不会被公开。 必填项已用*标注